検索
【Chisel/scala】Bundleのメンバにハードウェアの配列を追加する
- M.R

- 2024年5月5日
- 読了時間: 2分
やりたいこと
掲題の通りだが、chiselのハードウェアの配列をBundleのメンバにを追加したい。どのような状況かというと、同じ回路を複数用意して並列処理をさせるということをしたい。
UIntの配列ならば簡単なのだが、配列のメンバがハードウェアの場合にかなりてこずった。
前提
Scalaの型、chiselの型、chiselのハードウェアがある
Int、SeqはScalaの型
UInt、Vecはchiselの型
Wire、Regはハードウェア
Bundleのメンバにはchiselの型しか追加できない
やり方
上記をもとにすると、配列はSeqではなくVecにしなければならない。
そこでまずは以下の書き方を試した。
class MyParts extends Module{
・・・
}
class MyBundle extends Bundle{
val myVec :Vec[MyParts] = VecInit(4)(new Wire(MyParts))
}これだと下記のエラーが発生する。
chisel3.package$ExpectedChiselTypeException: Bundle: MyBundle contains hardware fields: Wire()で初期化したので、chiselのハードウェアとコンパイラに認識されてエラーになっている
ならばということでWireを取るとWireをつけろエラー
vec element 'MyClass' must be hardware, not a bare Chisel type. Perhaps you forgot to wrap it in Wire(_) or IO(_)?うーん、これは困った、、、
VecInitの引数はハードウェアである必要がある一方でBundleのメンバはハードウェアではダメ、、、
そこで以下のように書いてみると、コンパイルエラーは起こらなかった
class MyBundle extends Bundle{
val myVec :Vec[MyParts] = Vec(4, new MyParts)
}おそらく原因は以下のように推測される
VecInit()は特定の値でVecを初期化する。このため、引数にも特定の「ハードウェア」を要求する
Vec()はデフォルト値でVecを初期化する。このため(?)、引数はハードウェアに限らない
正直?のところの論理は曖昧で、自信を持っては言えない、、、
まとめ
class MyBundle extends Bundle{
val myVec :Vec[MyParts] = Vec(4, new MyParts)
}公式にこう書いてあるわけではなく、あくまでこれならエラーにならない、というだけです。






コメント